本篇文主要探討非揮發氧化鋅快閃記憶體。快閃記憶體主要分為兩類,一類為在氧化層內部塞入浮閘的元件;另外一類為在氧化層與主動層的介面之間缺陷讓電荷被缺陷抓住的元件。藉由電荷的束縛多寡會改變電晶體的臨界電壓。有別以往,我們挑選氧化鋅作為電晶體的主動層好處是可以在腔體內部一次成長完畢結構簡單、大面積製造、花費低廉,而且氧化鋅場效電晶體的輸出曲線擁有難飽和的特性高 DC 輸出阻抗可應用在高?率元件上。 本實驗分為兩個部分,第一部分為用不同的退火溫度改善底部閘極氧化鋅薄膜電晶體的負電阻的現象;第二部分為在氧化鋅薄膜電晶體的氧化層內部塞入一層共濺鍍的二氧化矽/氧化鋅的奈米點作為氧化鋅快閃記憶體的浮閘並觀察量子點電荷儲存效應。實驗結果顯示再濺鍍完主動層與氧化層後透過熱退火處理可以降低氧化層與主動層內部的缺陷、氧化鋅薄膜晶向強化間接增加電子遷移率改善輸出曲線的負電阻現象。 最後實驗在氧化鋅電晶體氧化層內部塞入一層共濺鍍二氧化矽與氧化鋅當作電荷儲存層作為氧化鋅快閃記憶體。關鍵在於共濺鍍二氧化矽與氧化鋅時,氧化鋅的?率不可過高遲滯窗口將會拉大,我認為這是嵌入在二氧化矽內部的氧化鋅趨近於點狀相較於氧化鋅薄膜較容易儲存抓取電子不易側向傳輸、反覆操作由穿隧層漏電逃走,最後在記憶體持續時間的量測一萬秒過後,內嵌入共濺鍍層的電流開關比明顯較沒加入儲存層的薄膜電晶體來的大。
Date of Award | 2016 Jul 25 |
---|
Original language | Chinese |
---|
Supervisor | Wei-Chi Lai (Supervisor) |
---|
磁控共濺鍍二氧化矽-氧化鋅奈米複合物儲存層之氧化鋅薄膜快閃記憶體研究
彥暉, 林. (Author). 2016 Jul 25
Student thesis: Master's Thesis