每年專案
個人檔案
學歷
- 2003 美國普渡大學電機與計算機工程博士
研究專長
- 超大型積體電路電腦輔助設計
- 低功率超大型積體電路設計
- 可重新規劃電路系統
經歷
- 1992~迄今IEEE Member
- 1998 朗訊科技暑期實習生
- 2003~2009 國立成功大學電機系助理教授
- 2010~迄今 國立成功大學電機系副教授
與 UN SDG 相關的專業知識
聯合國會員國於 2015 年同意 17 項全球永續發展目標 (SDG),以終結貧困、保護地球並確保全體的興盛繁榮。此人的作品有助於以下永續發展目標:
指紋
查看啟用 Lih-Yih Chiou 的研究主題。這些主題標籤來自此人的作品。共同形成了獨特的指紋。
- 1 類似的個人檔案
網路
國家/地區層面的近期外部共同作業。按一下圓點深入探索詳細資料,或
專案
- 20 已完成
-
具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究( II )
21-05-01 → 22-04-30
研究計畫: Research project
-
具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究( I )
20-05-01 → 21-04-30
研究計畫: Research project
-
具高安全性且低耗能之物聯網晶片電路及系統之分析、設計與實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究(2/2)
19-05-01 → 20-04-30
研究計畫: Research project
-
具高安全性且低耗能之物聯網晶片電路及系統之分析、設計與實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究(2/2)
19-05-01 → 20-04-30
研究計畫: Research project
-
-
An Energy-Efficient Conditional Biasing Write Assist with Built-In Time-Based Write-Margin-Tracking for Low-Voltage SRAM
Huang, C. R. & Chiou, L. Y., 2021 8月, 於: IEEE Transactions on Very Large Scale Integration (VLSI) Systems. 29, 8, p. 1586-1590 5 p., 9448190.研究成果: Article › 同行評審
2 引文 斯高帕斯(Scopus) -
A Reliable Near-Threshold Voltage SRAM-Based PUF Utilizing Weight Detection Technique
Chiou, L. Y., Huang, J. Y., Li, C. K. & Tsai, C. C., 2021 4月 19, 2021 International Symposium on VLSI Design, Automation and Test, VLSI-DAT 2021 - Proceedings. Institute of Electrical and Electronics Engineers Inc., 9427315. (2021 International Symposium on VLSI Design, Automation and Test, VLSI-DAT 2021 - Proceedings).研究成果: Conference contribution
2 引文 斯高帕斯(Scopus) -
A data-traffic aware dynamic power management for general-purpose graphics processing units
Chiou, L. Y., Yang, C. K. & Chang, C. P., 2019, 2019 IEEE International Symposium on Circuits and Systems, ISCAS 2019 - Proceedings. Institute of Electrical and Electronics Engineers Inc., 8702405. (Proceedings - IEEE International Symposium on Circuits and Systems; 卷 2019-May).研究成果: Conference contribution
2 引文 斯高帕斯(Scopus) -
A reliable delay-based physical unclonable function with dark-bit avoidance
Chiou, L. Y., Wu, C. H. & Wei, P. C., 2019, 2019 IEEE International Symposium on Circuits and Systems, ISCAS 2019 - Proceedings. Institute of Electrical and Electronics Engineers Inc., 8702131. (Proceedings - IEEE International Symposium on Circuits and Systems; 卷 2019-May).研究成果: Conference contribution
2 引文 斯高帕斯(Scopus) -
A variation-tolerant bitline leakage sensing scheme for near-threshold SRAMs
Chiou, L. Y., Huang, C. R., Cheng, C. C., Huang, J. Y. & Ling, W. S., 2019 4月, 2019 International Symposium on VLSI Design, Automation and Test, VLSI-DAT 2019. Institute of Electrical and Electronics Engineers Inc., 8741606. (2019 International Symposium on VLSI Design, Automation and Test, VLSI-DAT 2019).研究成果: Conference contribution