每年專案
專案
- 20 已完成
搜尋結果
-
已完成
具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究( II )
21-05-01 → 22-04-30
研究計畫: Research project
-
具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究( I )
20-05-01 → 21-04-30
研究計畫: Research project
-
具高安全性且低耗能之物聯網晶片電路及系統之分析、設計與實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究(2/2)
19-05-01 → 20-04-30
研究計畫: Research project
-
具高安全性且低耗能之物聯網晶片電路及系統之分析、設計與實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究(2/2)
19-05-01 → 20-04-30
研究計畫: Research project
-
-
考量三維晶片平面規畫與除錯之低功耗動態調整電壓與頻率之設計方法-子計畫一:適用於高能源效益三維晶片之智慧型功率與溫度管理架構及電路之研發
15-08-01 → 16-07-31
研究計畫: Research project
-
具能量效率之異質性架構系統中介語言GPU 之設計與實現-子計畫三:應用於HSAIL GPU之具能耗效率系統架構設計探勘及實現
15-05-01 → 16-04-30
研究計畫: Research project
-
考量三維晶片平面規畫與除錯之低功耗動態調整電壓與頻率之設計方法-子計畫一:適用於高能源效益三維晶片之智慧型功率與溫度管理架構及電路之研發
14-08-01 → 15-07-31
研究計畫: Research project
-
考量三維晶片平面規畫與除錯之低功耗動態調整電壓與頻率之設計方法-子計畫一:適用於高能源效益三維晶片之智慧型功率與溫度管理架構及電路之研發
13-08-01 → 14-07-31
研究計畫: Research project
-
具易除錯特性之智慧型低功率多核心系統之設計技術研發:從電子系統層級至矽晶片層級-子計畫三:具除錯特性且考慮功率和熱管理之智慧型傳輸架構探勘(1/3)
10-08-01 → 11-07-31
研究計畫: Research project
-
電子系統層級設計技術開發及其在多格式系統晶片之應用-子計畫五:電子系統層級功率評估與連接功率最佳化於多格式系統單晶片應用之研究(3/3)
09-08-01 → 10-07-31
研究計畫: Research project
-
電子系統層級設計技術開發及其在多格式系統晶片之應用-子計畫五:電子系統層級功率評估與連接功率最佳化於多格式系統單晶片應用之研究(2/3)
08-08-01 → 09-07-31
研究計畫: Research project
-
-
電子系統層級設計技術開發及其在多格式系統晶片之應用-子計畫五:電子系統層級功率評估與連接功率最佳化於多格式系統單晶片應用之研究(1/3)
07-08-01 → 08-07-31
研究計畫: Research project
-
-
-
-
-
-