專案詳細資料
Description
在智慧型可攜式、穿戴式裝置以及前瞻的物聯網與智慧家庭裝置中,除了持續地追求影音娛樂效能外,電源續航力的重要性亦日趨顯著。音頻放大器為決定音訊輸出品質及功率轉換效率的關鍵晶片,是驅動此前瞻應用裝置發展的重要一環,故本計畫將分別研發類比輸入及數位輸入之低靜態電流、低失真的D類音頻放大器晶片。類比輸入音頻放大器將整合非線性失真抑制與共模電磁干擾抑制技術,實現一達到靜態電流低於0.5毫安培、效率達95%、總諧波失真低於0.0002%且具電磁干擾抑制之晶片設計;而數位輸入音頻放大器將與內建的直流-直流轉換器完成具雙向控制之整合,並實現一具有120dB 動態範圍、輸出功率極大化且輸出功率達3.5瓦之晶片設計。本計畫所實現的前瞻技術及預計晶片規格預計將可發表至IEEE International Solid-State Circuits Conference (ISSCC)及IEEE Journal of Solid-State Circuits (JSSC)等頂尖研討會及期刊,且計畫成果將技術轉移予國內外晶片設計廠商,並增進國內產業在國際上的競爭力。
狀態 | 已完成 |
---|---|
有效的開始/結束日期 | 20-08-01 → 21-07-31 |