在無線感測網路與物聯網應用發展呈爆炸性成長的當下,感測節點的數量越來越多,?多新技術也油然而生。為達到高密度節點分部與良好的能量使用效率,一低?耗、小尺寸與高靈敏度之喚醒接收機期待被實現。喚醒接收機可隨時監控發射節點訊號,在收到聯絡請求時喚醒接收節點之主接收機,非聯絡狀態時主接收機則保持睡眠模式,達到節能之目的。 本論文提出一低?耗、可做開關鍵控及頻率鍵移訊號之解調,並且採用多路徑技術進行抗干擾與解調變之喚醒接收機。其中首級低雜訊放大器與堆疊式混頻器共用了電流,此設技優化了?率消耗並減輕本地振盪器的負擔。使用多路徑技術可取代掉傳統巨大、高品質因數之外部元件,並提供良好的帶通濾波效果。此外,多路徑技術也用於解調電路,搭配轉導電容濾波器來位移中心頻率,讓頻率使用更富彈性。本晶片使用90奈米互補式金屬氧化物半導體製程製造,工作於433百萬赫茲(ISM頻段)、資料傳輸率為每秒100千位元,在進入解調變電路前之增益為65 dB,預期能達到?100 dBm的靈敏度,此晶片操作在1伏特工作電壓下,消耗200微瓦。
A FSK/OOK Wake-up Receiver Using N-Path Filtering Techniques
偉偉, 陳. (Author). 2019
學生論文: Doctoral Thesis