Application of Neural Network on the Optimization of Wire Sweep for IC Packaging Process

論文翻譯標題: 應用類神經網路於IC封裝金線偏移製程最佳化分析
  • 李 旭昇

學生論文: Doctoral Thesis

摘要

在IC封裝的製程當中為了要得到良好的製程結果並避免嚴重的金線問題發生,大多是藉由田口方法或是經驗良好的工程師經由不斷地反覆的實驗找出良好的製程參數,但此方法隨著產品輕薄化的發展趨勢而逐漸受到考驗,本文提出了一套使用模流分析軟體搭配類神經網路及遺傳演算法的方法來找出製程中最佳的製程參數,以避免嚴重的金線偏移問題發生。首先先選出製程中可能影響實驗結果的數個製程參數,接下來藉由模流分析軟體分析出製程中影響力較大的製程參數,並以這些參數作為類神經網路的輸入項及使用模流分析軟體的模擬結果來訓練類神經網路,找出輸入項與輸出項也就是金線偏移結果之間的非線性關係,接下來使用遺傳演算法計算非線性關係中的最佳結果也就是最佳製程參數。此方法的優勢在於可以大幅的縮減所需的實驗次數,並藉由模流分析軟體搭配類神經網路及遺傳演算法迅速的得出製程中最佳的參數設計以避免嚴重的金線問題發生。本文使用BGA(Ball Grid Array)模型作為例子並以Moldex3D驗證最佳化效果,其研究結果在最大金線偏移有明顯的改善。
獎項日期2019
原文English
監督員Sheng-Jye Hwang (Supervisor)

引用此

'